座位号:

## 杭州电子科技大学学生考试卷(A)卷

| 考试课程 | 数字电路与硬件描述语言 |          | 考试日期   | 2015 年 | 1月 日 | 成绩                   |  |
|------|-------------|----------|--------|--------|------|----------------------|--|
| 课程号  | A0507010    | 教师号      | 任课教师姓名 |        |      | 相 冯建文 楼斌<br>嘉 张翔 王长军 |  |
| 考生姓名 |             | 学号 (8 位) |        | 年级     |      | 专业                   |  |

- 一、填空题(每空2分,共24分)
- 1.  $(25.5)_2 = (0010\ 0101.\ 0101)_{BCD8421} = (0101\ 1000.\ 1000)_{\$34}$
- 2.  $(73)_{10} = (1101101)_{\text{Aff}}$
- 3.  $A + \overline{AB} = (A+B)$ , A + AB = (A);
- 4. 4位二进制减法计数器的初始状态为 $Q_3Q_2Q_1Q_0=0100$ ,经过7个有效时钟周期后,其状态为 $Q_3Q_2Q_1Q_0=1101$  。
- 5. 钟控RS触发器存在着 <u>空翻</u>问题,主从RS触发器解决了这个问题,而主从JK触发器是为了解决主从RS触发器中R、S之间有约束条件的问题而提出来的。主从JK触发器消除了约束条件,是一种是用起来十分灵活方便的钟控触发器,但是它存在着 <u>一次变化</u>问题,为了解决这个问题,提出了边沿触发器。
- 6. Mealy型时序逻辑电路中,输出Zi不仅是<u>当前输入X<sub>1</sub>-X<sub>n</sub></u>的函数,同时也是<u>当前状态Q<sub>1</sub><sup>n</sup>-Q<sub>r</sub><sup>n</sup></u>的函数;Moore型时序逻辑电路中,输出Zi是<u>当前状态Q<sub>1</sub><sup>n</sup>-Q<sub>r</sub><sup>n</sup></u>的函数,或者根本就不存在专门的输出Zi,而以<u>电路中触发器的状态</u>直接作为输出。
- 二、利用逻辑代数公式证明逻辑等式  $A\overline{BD} + \overline{BCD} + \overline{AD} + A\overline{BC} + \overline{ABCD} = A\overline{B} + \overline{AD} + \overline{BC}$  (6 分)。

 $A\overline{B}\overline{D} + \overline{B}\overline{C}D + \overline{A}D + A\overline{B}C + \overline{A}\overline{B}C\overline{D} = A\overline{B}\overline{D} + \overline{B}\overline{C}D + \overline{A}D + A\overline{B}C + \overline{A}\overline{B}C\overline{D} + \overline{A}\overline{B}C\overline{D}$ 

- $=\overline{BD}(A+\overline{AC})+\overline{BC}D+\overline{AD}+\overline{BC}(A+\overline{AD})$
- $=\overline{BD}(A+C)+\overline{BC}D+\overline{AD}+\overline{BC}\overline{\overline{AD}}$
- $=\overline{B}\overline{D}(A+C)+\overline{B}(C+\overline{C}D)+\overline{A}D$
- $= A\overline{B}\overline{D} + \overline{B}(C + CD + \overline{C}D) + \overline{A}D$
- $=A\overline{B}\overline{D}+\overline{B}(C+D)+\overline{A}D$
- $=\overline{B}(A\overline{D}+D)+C\overline{B}+\overline{A}D$
- $=(A\overline{B}+\overline{B}D+\overline{A}D)+C\overline{B}$
- $=A\overline{B}+\overline{A}D+\overline{B}C$

三、用卡诺图化简逻辑函数  $F = B\overline{CD} + \overline{BCD} + \overline{ABCD}$ ,约束条件是 BC + CD = 0,写出最简与或表达式。(5 分)



四、用**与非**门设计一个组合电路,输入是 1 位 8421BCD 码,当输入的数字是素数时,输出为 1,否则输出为 0。(10 分)

解:输入变量为8421码,则输入变量设为A、B、C、D

输出变量为判断是否素数,则输出变量设为 F,是素数指示 F=1,否则 F=0

| 百 | 石  | 3 |
|---|----|---|
| 早 | 18 | 1 |
|   |    |   |

| Α | В | С | D | F | Α | В | С | D | F |
|---|---|---|---|---|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 0 |
| 0 | 0 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 |
| 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 0 | d |
| 0 | 0 | 1 | 1 | 1 | 1 | 0 | 1 | 1 | d |
| 0 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | d |
| 0 | 1 | 0 | 1 | 1 | 1 | 1 | 0 | 1 | d |
| 0 | 1 | 1 | 0 | 0 | 1 | 1 | 1 | 0 | d |
| Λ | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | ٨ |



$$F = BD + \overline{B}C$$

$$= BD + \overline{B}C \cdot C$$

$$= \overline{BD} + \overline{B}C \cdot C$$

$$= \overline{BD} \cdot \overline{B}C \cdot C$$

$$F = \overline{BD} \cdot \overline{B}C \cdot C$$



座位号:

五、判断下图所示电路是否存在竞争与冒险现象?如果存在,如何消除?(5分)



解: 电路输出函数为 $Y = AB + \overline{B} + \overline{C}$ 

当 A=C=1 时 $Y=B+\overline{B}$ ,故存在 O 型冒险,在函数中增加 AC B 项即可消除竞争冒险,即

$$Y = AB + \overline{B} + \overline{C} + AC$$

六、根据下图所示电路,对应输入 X 和时钟 CP, 画出 Q1 和 Q2 的波形。设触发器起始状态均 为 "0" (8分)。



七、请用 3-8 译码器 74LS138 芯片和与非门实现逻辑函数  $F = A\overline{B} + B\overline{C} + C\overline{D} + \overline{A}D$  (7分)

| F CE | 00 | 01 | 11 | 10 |
|------|----|----|----|----|
| 00   |    | 1  | 1  | 1  |
| 01   | 1  | 1  | 1  | 1  |
| 11   | 1  | 1  |    | 1  |
| 10   | 1  | 1  | 1  | 1  |



八、设计一个有三个输入变量的判奇电路(奇数个1)。(15分)



$$F = \overline{A} \cdot \overline{B}C + \overline{A}B\overline{C} + A\overline{B} \cdot \overline{C} + ABC$$

$$F = \overline{A} \cdot \overline{B}C + \overline{A}B\overline{C} + A\overline{B} \cdot \overline{C} + ABC$$

$$= \overline{A}(\overline{B}C + B\overline{C}) + A(\overline{B} \cdot \overline{C} + BC)$$

$$= \overline{A}(\overline{B}C + B\overline{C}) + A(\overline{B}C + B\overline{C})$$

$$= A \oplus B \oplus C$$

$$= 1$$

九、请设计一个串行数据检测电路。当连续出现 4 个和 4 个以上的 1 时,检测输出信号为 1, 其余情况下的输出信号为 0。(20 分)

解:设未输入1以前的电路初始状态为SO,输入一个1后的状态是S1,连续输入2个1的状态时S2,连续输入3个1的状态是S3,连续输入4个1的状态是S4. 原始状态图:

座位号:



| 原态  | 次态/输出(X=0 时) | 次态/输出(X=1 时) |
|-----|--------------|--------------|
| S0  | SO/0         | S1/0         |
| S1  | SO/0         | S2/0         |
| S2  | SO/0         | S3/0         |
| \$3 | SO/0         | S4/1         |
| S4  | SO/0         | S4/1         |

S3 和 S4 等价。



化简后的状态转换图:

以 A 表示输入, Y 表示输出。S0,S1,S2,S3 分别用 00,01,10,11 表示。

| $Q_1^nQ_0^n$ | Q <sub>1</sub> <sup>n+1</sup> Q <sub>0</sub> <sup>n+1</sup> /Y(X=0 时) | Q <sub>1</sub> <sup>n+1</sup> Q <sub>0</sub> <sup>n+1</sup> /Y(X=1 时) |
|--------------|-----------------------------------------------------------------------|-----------------------------------------------------------------------|
| 00           | 00/0                                                                  | 01/0                                                                  |
| 01           | 00/0                                                                  | 10/0                                                                  |
| 10           | 00/0                                                                  | 11/0                                                                  |
| 11           | 00/0                                                                  | 11/1                                                                  |

卡诺图化简



此图不对,是用 D 触发器做的。卡诺图填充的对的,但是不能安装图里那么圈。根据下面的 状态方程推卡诺图怎么圈。

状态方程:

$$Q_1^{n+1} = A\overline{Q_1^n}Q_0^n + AQ_1^n$$

$$Q_0^{n+1} = AQ_0^n Q_1^n + A\overline{Q}_0^n$$

激励方程为:

$$J_1 = AQ_0^n \qquad K_1 = \overline{A}$$

$$J_0 = A K_0 = \overline{AQ_1^n}$$